Le DS SEI N°2 pour les étudiants S3 du département GE1 est programmé le lundi 7 nov 2016 et permet d’évaluer la totalité du chapitre 1 avec comme thème majeur la boucle à verrouillage de phase.

illustration_ds2

Afin de préparer efficacement ce devoir, voici une petite liste (dynalist) pour ne rien oublier (cliquer sur l’image)

Par ailleurs vous trouverez ci-dessous le corrigé du devoir SEI des vacances de Toussaint ainsi que quelques éléments de correction du TD n°4 consacré aux boucles à verrouillage de phase.

Bonnes révisions et bon travail !

illustration_dv_toussaintA l’occasion des vacances de Toussaint je propose un devoir sur l’étude de systèmes électroniques reprenant les thèmes abordés depuis le début du S3 dans le cadre du module SEI (Systèmes Electroniques pour le traitement et la transmission de l’Information) :

  • Oscillateurs à boucle de réaction
  • Oscillateurs contrôlés en tension (VCO)
  • Transmission en modulation de fréquence
  • Boucle à verrouillage de phase (PLL)

Un corrigé sera disponible d’ici une semaine. Ce devoir est aussi l’occasion de préparer le prochain devoir surveillé du module SEI.

 

Ce vendredi 18 mars avait lieu la dernière séance pour la maquette LAPIN (Liaison Audio Par INfrarouge) avec mes étudiants du groupe C du semestre 2 (Dpt GE1 IUT Cachan). L’objectif consistait à ouvrir un coffre en transmettant par infrarouge le signal audio suivant :

  • Une démonstration de l’ouverture du coffre en vidéo :

Le coffre est constitué de 6 détecteurs de tonalités (à base de PLL) et d’un petit µC MSP430 permettant de déverrouiller un électro-aimant et donc l’ouverture du coffre (merci à Sylvain pour le « ressort » efficace) si les notes de musiques s’enchaînent correctement.

Maintenant que cette séquence est terminée, place à la rédaction du rapport ! Quelques indications sont disponibles sur cette carte mentale :

  • Une petite photo souvenir du groupe C :

grpC_S2_2016

 

Le DS SEI N°1 pour les étudiants S3 du département GE1 est programmé le lundi 6 oct 2014 et aura comme thématique principale les oscillateurs à boucle de réaction et les boucles à verrouillage de phase (PLL). Voici une petite carte mentale qui résume le programme de cette évaluation :


Vous pouvez consulter cette carte directement sur cette adresse.

 

Le DS EA N°2 pour les étudiants S3 GE1 est programmé le lundi 4 nov 2013 et aura comme thématique principale les boucles à verrouillage de phase (PLL).
annonce_DS_PLL_S3_2013

A travers quelques problèmes contextualisés, vous retrouverez donc les deux applications principales d’une PLL : Démodulation de fréquence & Synthèse de fréquence. Des questions liées à la simulation des PLL sur LTSpice (Simulation d’une PLL avec LTSpice) et aux travaux pratiques seront proposées. Bien évidemment, l’ensemble des thèmes abordés depuis le début de votre formation sont indispensables mais une petite révision sur la thématique du changement de fréquence et les oscillateurs de Pierce peut être profitable. Voici un résumé des points principaux à maîtriser concernant les PLL :

  • Constitution, rôles des éléments, objectifs d’une PLL
  • Application des PLL en démodulation de fréquence
  • Application des PLL en synthèse de fréquence
  • Comparateur de phase analogique à multiplieur
  • Comparateur de phase de type XOR
  • Comparateur de phase de type Charge Pump
  • VCO : Principe et caractéristiques principales
  • Plage de fonctionnement d’une PLL : définitions & mesures
  • Modélisation simple d’une boucle à verrouillage de phase
  • Réglage d’un filtre de boucle
  • Réponse indicielle pour une PLL : Principe & mesure
  • Modulation de fréquence avec une boucle à verrouillage de phase
  • Simulation d’une PLL avec LTSpice

Bonnes révisions.